وحدة تحكم الأجهزة MICROCHIP v2.3 Gen 2

مقدمة
يُستخدم عنوان IP التدريبي العام لـ CoreRxIODBitAlign هذا في كتلة تروس الإدخال/الإخراج في مسار الاستقبال لمحاذاة البتات، بغض النظر عن البيانات أو البروتوكول المستخدم. يتيح لك CoreRxIODBitAlign ضبط التأخير في مسار البيانات بالنسبة لمسار الساعة.
ملخص CoreRxIODBitAlign
| جوهر إصدار | ينطبق هذا المستند على CoreRxIODBitAlign v2.3 |
| الأجهزة المدعومة | يدعم CoreRxIODBitAlign العائلات التالية: |
| العائلات | • PolarFire® SoC |
| • بولار فاير | |
| ملحوظة: لمزيد من المعلومات، قم بزيارة صفحة المنتج | |
| تدفق الأدوات المدعوم | يتطلب الإصدار 12.0 من Libero® SoC أو الإصدارات الأحدث |
| واجهات مدعومة | — |
| الترخيص | CoreRxIODBitAlign لا يتطلب ترخيصًا |
| تعليمات التثبيت | يجب تثبيت CoreRxIODBitAlign تلقائيًا في كتالوج IP لبرنامج Libero SoC، من خلال وظيفة تحديث كتالوج IP في البرنامج، أو تنزيله يدويًا من الكتالوج. بعد تثبيت نواة IP في كتالوج IP لبرنامج Libero SoC، يتم تكوينها وتوليدها وتفعيلها داخل SmartDesign لإضافتها إلى مشروع Libero. |
| استخدام الجهاز و
أداء |
تم إدراج ملخص لمعلومات الاستخدام والأداء لـ CoreRxIODBitAlign في 8. استخدام الجهاز والأداءrشكل |
معلومات سجل التغييرات CoreRxIODBitAlign
يوفر هذا القسم نظرة شاملةview الميزات المُدمجة حديثًا، بدءًا من أحدث إصدار. لمزيد من المعلومات حول المشكلات التي تم حلها، راجع قسم 7. المشكلات التي تم حلها.
| CoreRxIODBitAlign الإصدار 2.3 | ما هو جديد • تم تحديثه لآلية التدريب القائمة على MIPI |
| CoreRxIODBitAlign الإصدار 2.2 | ما الجديد • تمت إضافة تأخيرات النقر بالعين اليسرى واليمنى للمعلومات في الوحدة العلوية |
سمات
يتمتع CoreRxIODBitAlign بالميزات التالية:
- يدعم محاذاة البت مع عرض العين المختلف 1–7
- يدعم أوضاع مختلفة لمعدل البيانات المزدوج للنسيج (DDR) 2/4/3p5/5
- يدعم آلية التخطي وإعادة التشغيل/الإيقاف المؤقت
- يدعم تدريب واجهة معالج الصناعة المحمولة (MIPI) من خلال إشارات LP بداية الإطار
- يدعم 256 تأخيرًا للنقر لمحاذاة البت
الوصف الوظيفي
CoreRxIODBitAlign مع واجهة Rx IOD
يوضح الشكل التالي مخطط كتلة عالي المستوى لـ CoreRxIODBitAlign.
- يشير الوصف إلى CoreRxIODBitAlign الذي يدعم أجهزة PolarFire® و PolarFire SoC.
- ينفذ CoreRxIODBitAlign التدريب وهو مسؤول أيضًا عن ربط أجهزة IO Digital (IOD) وIO Gearing (IOG) لدعم المصدر الديناميكي مع ضبط التأخيرات لالتقاط البيانات بشكل صحيح.
- يتم شرح تدفق آلية التدريب بالكامل في قسم مخططات التوقيت 5.
- يدعم CoreRxIODBitAlign ديناميكيًا إضافة أو إزالة التأخير من مسار البيانات بالنسبة لمسار الساعة. هنا، توفر واجهة RX_DDRX_DYN عناصر تحكم لـ CoreRxIODBitAlign لإجراء تدريب هامش الساعة للبيانات عن طريق إضافة تأخيرات النقر في اتجاه تصاعدي. CoreRxIODBitAlign، بدوره، لإعادة التشغيل لاحقًاview (لكل زيادة في تأخير النقر)، يخزن علامات حالة التعليقات من واجهة RX_DDRX_DYN.
- يستمر CoreRxIODBitAlign في التدريب لكل زيادة في النقر حتى تصل واجهة RX_DDRX_DYN إلى حالة خارج النطاق.
- أخيرًا، يقوم CoreRxIODBitAlign بمسح علامات حالة التغذية الراجعة بالكامل. تُحسِّن هذه الخطوة وتُحسب محاذاة بتات البيانات لتكون بزاوية 90 درجة من مركز حواف الساعة.
- يتم تحميل تأخيرات النقر المحسوبة النهائية في واجهة RX_DDRX_DYN لاستكمال تدريب محاذاة البت.
- يتم سرد الميزات التي يدعمها CoreRxIODBitAlign بالتفصيل على النحو التالي.
آلية إعادة التدريب الديناميكية
- يقوم CoreRxIODBitAlign بمراقبة علامات حالة التعليقات (IOD_EARLY/IOD_LATE) بشكل مستمر ويتحقق مما إذا كانت العلامات تتبدل.
- يقوم بروتوكول الإنترنت (IP) أولاً بتعديل النقرات المحسوبة مسبقًا بمقدار +/- 4 نقرات تصاعديًا أو تنازليًا. حتى في هذه الحالة، إذا تبدلت العلامات، يُعيد بروتوكول الإنترنت تشغيل التدريب.

آلية التثبيت (اطرح سؤالا)
- تُستخدم هذه الميزة عند الحاجة إلى إبقاء التدريب في حالة تعليق. BIT_ALGN_HOLD هو مُدخل قائم على مستوى عالٍ من النشاط، ويجب تأكيده وإلغاء تأكيده لمواصلة التدريب.
- يجب ضبط معلمة HOLD_TRNG على ١ في مُكوِّن التكوين لتفعيل هذه الميزة. هذه المعلمة مُعيَّنة افتراضيًا على ٠.
آلية إعادة التشغيل (اطرح سؤالا)
- تُستخدم هذه الميزة لإعادة تشغيل التدريب. لإعادة تشغيله، يجب تأكيد إدخال BIT_ALGN_RSTRT لنبضة ساعة واحدة من الساعة التسلسلية (SCLK).
- يؤدي هذا إلى بدء إعادة الضبط الناعمة لعنوان IP، مما يؤدي إلى إعادة تعيين BIT_ALGN_DONE إلى 0 وBIT_ALGN_START إلى 1.
آلية التخطي (اطرح سؤالا)
- تُستخدم هذه الميزة عند عدم الحاجة إلى التدريب، ويمكن تجاوز التدريب بالكامل. BIT_ALGN_SKIP هو مُدخل قائم على مستوى عالٍ من النشاط، ويجب تفعيله لتخطي التدريب بالكامل.
- يجب ضبط معلمة SKIP_TRNG على ١ في مُكوِّن التكوين لتفعيل هذه الميزة. هذه المعلمة مُعيَّنة افتراضيًا على ٠.
آلية التدريب القائمة على MIPI (اطرح سؤالا)
- يجب ضبط معلمة MIPI_TRNG على ١ في مُكوِّن التكوين لتفعيل هذه الميزة. في هذه الحالة، يُضاف منفذ الإدخال LP_IN إلى CoreRxIODBitAlign.
- يكتشف IP الحافة الساقطة لمنفذ الإدخال LP_IN، مما يشير إلى البداية الصحيحة للإطار لبدء التدريب.
معلمات CoreRxIODBitAlign وإشارات الواجهة
معلمات واجهة المستخدم الرسومية للتكوين (اطرح سؤالا)
لا توجد معلمات تكوين لهذا الإصدار الأساسي.
الموانئ (اطرح سؤالا)
يوضح الجدول التالي إشارات الإدخال والإخراج المستخدمة في تصميم CoreRxIODBitAlign.
الجدول 3-1. إشارات الإدخال والإخراج
| إشارة | اتجاه | عرض المنفذ (بت) | وصف |
| الساعات و إعادة ضبط | |||
| حرير | مدخل | 1 | ساعة قماشية |
| PLL_LOCK | مدخل | 1 | PLL قفل |
| إعادة ضبط | مدخل | 1 | إعادة تعيين غير متزامنة نشطة ومنخفضة |
| ناقل البيانات والتحكم | |||
| IOD_مبكرًا | مدخل | 1 | بيانات مراقبة العين العلم المبكر |
| IOD_LATE | مدخل | 1 | بيانات مراقبة العين العلم المتأخر |
| IOD_ OOR | مدخل | 1 | علم خارج النطاق لرصد بيانات العين لخط التأخير |
| بت_الجن_العين_في | مدخل | 3 | يقوم المستخدم بتعيين عرض شاشة بيانات العين |
| BIT_ALGN_RSTRT | مدخل | 1 | إعادة تشغيل تدريب محاذاة البت (تأكيد قائم على النبض) 1— إعادة تشغيل التدريب 0— لا إعادة تشغيل للتدريب |
| BIT_ALGN_CLR_FLGS | الناتج | 1 | مسح الأعلام المبكرة أو المتأخرة |
| تحميل BIT_ALGN_ | الناتج | 1 | حمل الإفتراضي |
| BIT_ALGN_DIR | الناتج | 1 | تأخير الخط في الاتجاه لأعلى أو لأسفل 1— لأعلى (زيادة بمقدار نقرة واحدة) 1— لأسفل (نقصان بمقدار نقرة واحدة) |
| بت_ألجن_موف | الناتج | 1 | زيادة التأخير في نبضة الحركة |
| محاذاة البتات | مدخل | 1 | تخطي تدريب محاذاة البت (التأكيد المستند إلى المستوى)
1- تخطي التدريب ويكون صالحًا فقط عندما يتم تعيين معلمة SKIP_TRNG على 1 0- يجب أن يستمر التدريب بشكل طبيعي |
| محاذاة البت | مدخل | 1 | تثبيت تدريب محاذاة البت (تأكيد قائم على المستوى)
1- استمر في التدريب ويكون صالحًا فقط عندما يتم تعيين معلمة HOLD_TRNG على 1 0- يجب أن يستمر التدريب بشكل طبيعي |
| خطأ محاذاة البت | الناتج | 1 | خطأ تدريب محاذاة البت (تأكيد قائم على المستوى) 1— خطأ 0— لا يوجد خطأ |
| BIT_ALGN_START | الناتج | 1 | بدء تدريب محاذاة البت (تأكيد قائم على المستوى) 1— بدأ 0— لم يبدأ |
| تم الانتهاء من BIT_ALGN | الناتج | 1 | تم الانتهاء من تدريب محاذاة البت (التأكيد المستند إلى المستوى) 1— مكتمل 0— لم يكتمل |
| إشارة | اتجاه | عرض المنفذ (بت) | وصف |
| LP_IN | مدخل | 1 | تدريب الإطار القائم على MIPI (التأكيد القائم على المستوى)
1- يجب أن تؤكد إشارة النشاط المنخفض على انخفاضها للإشارة إلى بداية الإطار ويجب إلغاء تأكيدها فقط في نهاية الإطار. 0- يجب أن يستمر التدريب بشكل طبيعي ويجب ربط هذه الإشارة داخليًا على مستوى منخفض. |
| DEM_BIT_ALGN_TAPDLY | الناتج | 8 | تأخيرات TAP محسوبة وتصبح صالحة بمجرد تعيين BIT_ALGN_DONE على مستوى مرتفع بواسطة IP. |
| RX_BIT_ALIGN_LEFT_WIN | الناتج | 8 | قيمة شاشة بيانات العين اليسرى
ملحوظة: تكون القيم صالحة فقط عندما يتم تعيين الإخراج BIT_ALGN_DONE إلى 1 ويتم تعيين الإخراج BIT_ALGN_START إلى 0. إذا تم تعيين المعلمة SKIP_TRNG، فإنها ترجع 0. |
| RX_BIT_ALIGN_RGHT_WIN | الناتج | 8 | قيمة شاشة العين الصحيحة للبيانات
ملحوظة: تكون القيم صالحة فقط عندما يتم تعيين الإخراج BIT_ALGN_DONE إلى 1 ويتم تعيين الإخراج BIT_ALGN_START إلى 0. إذا تم تعيين المعلمة SKIP_TRNG، فإنها ترجع 0. |
تنفيذ CoreRxIODBitAlign في Libero Design Suite
التصميم الذكي (اطرح سؤالا)
- CoreRxIODBitAlign مُثبّت مُسبقًا في بيئة تصميم نشر IP SmartDesign. يُظهر الشكل التالي مثالًا.ampملف CoreRxIODBitAlign المُنشأ.
- يتم تكوين النواة باستخدام نافذة التكوين في SmartDesign، كما هو موضح في الشكل 4-2.
- لمزيد من المعلومات حول استخدام SmartDesign لإنشاء وتوليد النوى، راجع دليل مستخدم SmartDesign.

تكوين CoreRxIODBitAlign في SmartDesign (اطرح سؤالا)
- يتم تكوين النواة باستخدام واجهة المستخدم الرسومية للتكوين ضمن SmartDesign كما هو موضح في الشكل التالي.

تدفقات المحاكاة (اطرح سؤالا)
- تم تضمين اختبار المستخدم لـ CoreRxIODBitAlign في جميع الإصدارات.
- لتشغيل عمليات المحاكاة، قم بتنفيذ الخطوة التالية: حدد تدفق User Testbench في SmartDesign، ثم انقر فوق حفظ وإنشاء في جزء إنشاء.
- يتم اختيار منصة اختبار المستخدم من خلال واجهة المستخدم الرسومية لتكوين منصة الاختبار الأساسية. عندما يُنشئ SmartDesign مشروع Libero® SoC، يُثبّت منصة اختبار المستخدم. files.
- لتشغيل اختبار المستخدم، قم بتعيين جذر التصميم إلى مثيل CoreRxIODBitAlign في جزء التسلسل الهرمي لتصميم Libero SoC، ثم انقر فوق المحاكاة في نافذة تدفق تصميم Libero SoC.
- يؤدي هذا إلى استدعاء ModelSim® وتشغيل المحاكاة تلقائيًا.
- يوضح الشكل التالي على سبيل المثالampنموذج لنظام محاكاة فرعي. يستخدم مكون IOG_IOD DDRX4 وDDTX4 في وضع الحلقة الراجعة مع CoreRxIODBitAlign للمحاكاة.
- هنا، يتم نقل بيانات PRBS المولدة بواسطة DDTX4 بشكل تسلسلي إلى DDRX4 وأخيرًا، يتم استخدام أداة التحقق من PRBS للتحقق من سلامة البيانات بعد اكتمال التدريب.

التوليف في Libero SoC (اطرح سؤالا)
- لتشغيل التوليف باستخدام التكوين المحدد في واجهة المستخدم الرسومية للتكوين، اضبط جذر التصميم بشكل مناسب. ضمن "تنفيذ التصميم"، ضمن علامة التبويب "تدفق التصميم"، انقر بزر الماوس الأيمن على "التوليف" ثم انقر على "تشغيل".
المكان والطريق في Libero SoC (اطرح سؤالا)
- بعد ضبط جذر التصميم بشكل صحيح، شغّل Synthesis. ضمن "تنفيذ التصميم" في علامة تبويب "تدفق التصميم"، انقر بزر الماوس الأيمن على "المكان والمسار"، ثم انقر على "تشغيل".
تكامل النظام (اطرح سؤالا)
- يشير هذا القسم إلى تسهيل تكامل CoreRxIODBitAlign.
- يدعم مخطط الإدخال/الإخراج (IRG) المُستخدَم أوضاع إدخال وإخراج متعددة. قد تكون معدلات البيانات والساعة هذه أبطأ، وفي بعض الحالات أسرع، بناءً على توصيف السيليكون النهائي.
- يوضح الجدول التالي البيانات ومعدل الساعة.
الجدول 4-1. البيانات ومعدل الساعة
| وضع IOG | اتجاه | نسبة التروس | الحد الأقصى لمعدل بيانات الإدخال/الإخراج المتوقع | IO ساعة معدل | جوهر ساعة معدل | نوع البيانات |
| DDRX4 | مدخل | 8:1 | 1600 ميجابايت في الثانية | 800 ميجا هرتز | 200 ميجا هرتز | دي آر دي |
يوضح الشكل التالي على سبيل المثالampجزء من تكامل النظام الفرعي CoreRXIODBitAlign.
- يستخدم النظام الفرعي السابق مكوني IOG_IOD DDRX4 وDDTX4 في وضع الحلقة الارتدادية مع CoreRxIODBitAlign للمحاكاة. هنا، تُنقل بيانات PRBS المُولّدة عبر IOG_IOD_DDRTX4_0 تسلسليًا إلى IOG_IOD_DDRX4_PF_0.
- يقوم CoreRxIODBitAlign بإجراء التدريب (يتم تعيين BIT_ALIGN_START على 1، ويتم تعيين BIT_ALIGN_DONE على 0) باستخدام المكون IOG_IOD_DDRX4_PF_0، وأخيرًا، بمجرد الانتهاء من التدريب (يتم تعيين BIT_ALIGN_START على 0، ويتم تعيين BIT_ALIGN_DONE على 1)، يتم استخدام أداة التحقق من PRBS للتحقق من سلامة البيانات.
اختبار الطاولة (اطرح سؤالا)
- يتم استخدام مقعد اختبار موحد للتحقق من CoreRxIODBitAlign واختباره ويسمى مقعد اختبار المستخدم.
اختبار المستخدم (اطرح سؤالا)
- تم تضمين منصة اختبار المستخدم مع إصدارات CoreRxIODBitAlign، والتي تُثبت بعض ميزات CoreRxIODBitAlign. يوضح الشكل التالي منصة اختبار المستخدم CoreRxIODBitAlign.

- كما هو موضح في الشكل السابق، تتكون منصة اختبار المستخدم من Microchip DirectCore CoreRxIODBitAlign DUT، وPRBS_GEN، وPRBS_CHK، وCCC، وIOG_IOD_TX، وIOG_IOD_RX للتحقق في وضع الحلقة الراجعة.
- تعمل دائرة تكييف الساعة (CCC) على تشغيل CORE_CLK وIO_CLK عندما تكون الساعة مستقرة.
- يقوم PRBS_GEN بنقل البيانات المتوازية إلى IOG_IOD_TX، ثم يستقبل IOG_ID_RX البيانات التسلسلية بالتوازي.
- يُجري جهاز CoreRxIODBitAlign DUT التدريب باستخدام إشارات IOD_CTRL. بعد اكتمال التدريب، تُفعّل كتلة PRBS_CHK للتحقق من سلامة البيانات من كتلة IOG_IOD_RX.
مهم: يدعم اختبار المستخدم التكوين الثابت فقط.
توقيت المخططات
- يصف هذا القسم مخطط توقيت CoreRxIODBitAlign.
مخطط توقيت تدريب CoreRxIODBitAlign (اطرح سؤالا)
- الرسم التخطيطي للتوقيت التالي هو مثالampجزء من تسلسل التدريب مع المعلمات التالية.

- يعمل CoreRxIODBitAlign بناءً على ساعة Fabric أو SCLK، أو OUT2_FABCLK_* من مكون CCC أو PLL، ويعمل مكون PF_IOD_GENERIC_RX IOD بناءً على OUT*_HS_IO_CLK_* أو ساعة Bank أو BCLK لمحاذاة البتات. هنا، يستقبل مكون PF_IOD_GENERIC_RX IOD البيانات التسلسلية لمحاذاة البتات. على سبيل المثالampعلى سبيل المثال، إذا كان معدل البيانات المطلوب هو 1000 ميجابايت في الثانية في وضع DDRx4 Fabric، فيجب تشغيل OUT2_FABCLK_0 أو SCLK من مكون PLL أو CCC بتردد 125 ميجاهرتز ويجب أن يكون OUT0_HS_IO_CLK_0 أو BCLK إلى PF_IOD_GENERIC_RX بتردد 500 ميجاهرتز.
- يبدأ CoreRxIODBitAlign التدريب بمجرد استقرار PLL_LOCK وضبطه على قيمة عالية. ثم يبدأ التدريب بضبط BIT_ALGN_START على قيمة عالية وBIT_ALGN_DONE على قيمة منخفضة، ثم يُشغل الناتج BIT_ALGN_LOAD لتحميل الإعدادات الافتراضية في مكون PF_IOD_GENERIC_RX. يُستخدم BIT_ALGN_CLR_FLGS لمسح علامات IOD_EARLY وIOD_LATE وBIT_ALGN_OOR.
- يقوم CoreRxIODBitAlign بمعالجة BIT_ALGN_MOVE متبوعًا بـ BIT_ALGN_CLR_FLGS لكل TAP، ويسجل علامتي IOD_EARLY وIOD_LATE. بمجرد ضبط BIT_ALGN_OOR على قيمة عالية بواسطة مكون PF_IOD_GENERIC_RX، يقوم CoreRxIODBitAlign بمسح علامتي EARLY وLATE المسجلتين، ويجد أفضل علامتي Early وLate لحساب تأخيرات TAP المطلوبة لمحاذاة بتات الساعة والبيانات.
- يقوم CoreRxIODBitAlign بتحميل تأخيرات TAP المحسوبة ويدفع BIT_ALGN_START إلى مستوى منخفض وBIT_ALGN_DONE إلى مستوى مرتفع للإشارة إلى اكتمال التدريب.
- يواصل CoreRxIODBitAlign إعادة التدريب ديناميكيًا إذا اكتشف تأكيدًا مُزعجًا لملاحظات IOD_EARLY أو IOD_LATE من مُكوّن PF_IOD_GENERIC_RX. في هذه الحالة، يُعاد ضبط BIT_ALGN_DONE ويُخفض قيمته، ويُرفع BIT_ALGN_START مرة أخرى بواسطة CoreRxIODBitAlign للإشارة إلى إعادة تشغيل التدريب. عند وصول عداد انتهاء المهلة إلى حالة انتهاء المهلة، يُؤكد BIT_ALGN_ERR في نهاية التدريب.
- يوفر CoreRxIODBitAlign أيضًا آلية إعادة تشغيل للمستخدم النهائي لإعادة تشغيل التدريب عند الحاجة. مدخل BIT_ALGN_RSTRT نشط - يجب تشغيل النبضة العالية بمستوى عالٍ، على سبيل المثالampالساعة الثامنة.
- هنا يتم إعادة تعيين BIT_ALGN_DONE وخفضه إلى مستوى منخفض، ويتم رفع BIT_ALGN_START مرة أخرى بواسطة CoreRxIODBitAlign، للإشارة إلى بداية جديدة للتدريب.
- يوفر CoreRxIODBitAlign أيضًا آلية تعليق لتثبيت التدريب في المنتصف. هنا، يجب ضبط معامل HOLD_TRNG على 1، ثم يستخدم CoreRxIODBitAlign مُدخل BIT_ALGN_HOLD، ويجب عليه تأكيد مستوى النشاط المرتفع حتى يتطلب من CoreRxIODBitAlign تثبيت التدريب، ثم يُكمل التدريب بمجرد خفض مُدخل BIT_ALGN_HOLD إلى مستوى منخفض.
مراجع إضافية
- يوفر هذا القسم قائمة بالمعلومات الإضافية.
- للحصول على التحديثات والمعلومات الإضافية حول البرامج والأجهزة، تفضل بزيارة صفحات الملكية الفكرية على نوى الملكية الفكرية لـ FPGA من Microchip.
المشكلات المعروفة والحلول البديلة (اطرح سؤالا)
- لا توجد قيود أو حلول معروفة في CoreRxIODBitAlign v2.3.
الميزات والأجهزة المتوقفة (اطرح سؤالا)
- لا توجد ميزات وأجهزة متوقفة في CoreRxIODBitAlign v2.3.
القضايا المحلولة
- يُدرج الجدول التالي جميع المشكلات التي تم حلها لإصدارات CoreRxIODbitAlign المختلفة.
الجدول 7-1. قضايا حلها
| يطلق | وصف |
| 2.3 | لا توجد مشكلات محلولة في هذا الإصدار v2.3 |
| 2.2 | لا توجد مشكلات محلولة في هذا الإصدار v2.2 |
| 1.0 | الإصدار الأولي |
استخدام الجهاز والأداء
تم تنفيذ الماكرو CoreRxIODBitAlign في العائلات المدرجة في الجدول التالي.
الجدول 8-1. استخدام الجهاز وأدائه
| جهاز تفاصيل | FPGA موارد | الأداء (ميغا هرتز) | |||
| عائلة | جهاز | دي اف اف | جداول البحث | منطق عناصر | حرير |
| بولار فاير® | MPF300TS | 788 | 1004 | 1432 | 261 |
| شركة PolarFire SoC | MPF250TS | 788 | 1004 | 1416 | 240 |
هام: تم تحقيق البيانات الموجودة في الجدول السابق باستخدام Libero® SoC v2023.2.- يتم الحصول على البيانات الموجودة في الجدول السابق باستخدام إعدادات التوليف والتخطيط النموذجية.
- تم تعديل معلمات واجهة المستخدم الرسومية التالية للتكوين على المستوى الأعلى من قيمها الافتراضية.
- القيم الافتراضية هي التالية:
- تخطي_TRNG = 1
- عقد_ترنغ = 1
- MIPI_TRNG = 1
- عرض DEM_TAP_WAIT_CNT = 3
- وفيما يلي قيود الساعة المستخدمة لتحقيق أرقام الأداء:
- SCLK = 200 ميغا هيرتز
- مستوى السرعة = −1
- يتم حساب الإنتاجية على النحو التالي: (عرض البت/عدد الدورات) × معدل الساعة (الأداء).
سجل المراجعة
يصف سجل المراجعة التغييرات التي تم تنفيذها في المستند. يتم سرد التغييرات حسب المراجعة، بدءًا من الإصدار الأحدث.
الجدول 9-1. مراجعة التاريخ
| المراجعة | تاريخ | وصف |
| B | 02/2024 | فيما يلي قائمة التغييرات في المراجعة B للمستند:
• تم التحديث لـ CoreRxIODBitAlign v2.3 • تمت إضافة معلومات سجل التغيير في قسم المقدمة • تم تحديث الإصدار 8. قسم استخدام الجهاز والأداء • تمت إضافة 7 قسم للمشكلات التي تم حلها |
| A | 03/2022 | فيما يلي قائمة بالتغييرات في المراجعة أ للمستند:
• تم نقل المستند إلى قالب Microchip • تم تغيير رقم المستند من 50200861 إلى DS50003255 |
| 3 | — | فيما يلي قائمة التغييرات في المراجعة 3 من المستند:
• تم التحديث لـ CoreRxIODBitAlign v2.2. تم تحديث دليل المستخدم لإشارات عين البيانات اليسرى واليمنى في الأعلى. لمزيد من المعلومات، راجع الشكلين 2-1 و3.2. المنافذ. |
| 2 | — | فيما يلي قائمة التغييرات في المراجعة 2 من المستند:
• تم التحديث لـ CoreRxIODBitAlign v2.1. • تم التحديث: 2. الوصف الوظيفي و 5. مخططات التوقيت. |
| 1 | — | كان الإصدار 1.0 هو أول إصدار لهذه الوثيقة. صُمم خصيصًا لـ CoreRxIODBitAlign الإصدار 2.0. |
دعم Microchip FPGA
- تدعم مجموعة منتجات Microchip FPGA منتجاتها بخدمات دعم متنوعة ، بما في ذلك خدمة العملاء ، ومركز الدعم الفني للعملاء ، أ webالموقع، ومكاتب المبيعات في جميع أنحاء العالم.
- يُقترح على العملاء زيارة موارد Microchip عبر الإنترنت قبل الاتصال بالدعم لأنه من المحتمل جدًا أن تكون استفساراتهم قد تم الرد عليها بالفعل.
- تواصل مع مركز الدعم الفني من خلال webالموقع في www.microchip.com/support. اذكر
- رقم قطعة جهاز FPGA، حدد فئة الحالة المناسبة، ثم قم بتحميل التصميم fileأثناء إنشاء حالة دعم فني.
- اتصل بخدمة العملاء للحصول على دعم غير تقني للمنتجات ، مثل تسعير المنتج وترقيات المنتج ومعلومات التحديث وحالة الطلب والتفويض.
- من أمريكا الشمالية، اتصل على 8002621060
- من بقية العالم، اتصل على 6503184460
- فاكس من أي مكان في العالم 6503188044
معلومات الرقاقة
الرقاقة الدقيقة Webموقع
- توفر Microchip الدعم عبر الإنترنت من خلال webالموقع في www.microchip.com/. هذا webيتم استخدام الموقع لصنع fileتتوفر المعلومات والبيانات بسهولة للعملاء. وتتضمن بعض المحتويات المتاحة ما يلي:
- دعم المنتج - أوراق البيانات والخطأ ، ملاحظات التطبيق وقampالبرامج، وموارد التصميم، وأدلة المستخدم ووثائق دعم الأجهزة، وإصدارات البرامج الأحدث والبرامج المؤرشفة
- الدعم الفني العام - الأسئلة المتداولة (FAQs) ، وطلبات الدعم الفني ، ومجموعات المناقشة عبر الإنترنت ، وقائمة أعضاء برنامج شركاء تصميم Microchip
- أعمال الرقائق الدقيقة - محدد المنتج وأدلة الطلب ، أحدث النشرات الصحفية للرقاقة الدقيقة ، قائمة بالندوات والأحداث ، قوائم بمكاتب مبيعات الرقائق الدقيقة والموزعين وممثلي المصانع
خدمة الإعلام بتغيير المنتج
- تساعد خدمة الإخطار بتغيير المنتج من Microchip على إبقاء العملاء على اطلاع دائم بمنتجات Microchip.
- سيتلقى المشتركون إشعارات عبر البريد الإلكتروني عندما تكون هناك تغييرات أو تحديثات أو مراجعات أو أخطاء تتعلق بمجموعة منتجات محددة أو أداة تطوير محل اهتمام.
- للتسجيل، انتقل إلى www.microchip.com/pcn واتبع تعليمات التسجيل.
دعم العملاء
- يمكن لمستخدمي منتجات Microchip الحصول على المساعدة عبر عدة قنوات:
- الموزع أو الممثل
- مكتب المبيعات المحلي
- مهندس الحلول المضمنة (ESE)
- الدعم الفني
- يجب على العملاء الاتصال بالموزع أو الممثل أو ESE للحصول على الدعم. هي مكاتب المبيعات المحلية المتاحة لمساعدة العملاء أيضا. تم تضمين قائمة بمكاتب المبيعات والمواقع في هذا المستند.
- الدعم الفني متاح من خلال webالموقع في: www.microchip.com/support
ميزة حماية رمز أجهزة Microchip
- ملحوظة فيما يلي تفاصيل ميزة حماية الكود الموجودة على منتجات Microchip.
- تتوافق منتجات Microchip مع المواصفات الواردة في ورقة بيانات Microchip الخاصة بها.
- تعتقد شركة مايكروشيب أن مجموعة منتجاتها آمنة عند استخدامها بالطريقة المقصودة، وضمن مواصفات التشغيل، وفي ظل الظروف العادية.
- تقدر شركة Microchip حقوق الملكية الفكرية الخاصة بها وتحميها بقوة. إن محاولات انتهاك ميزات حماية الكود الخاصة بمنتجات Microchip محظورة تمامًا وقد تنتهك قانون الألفية الجديدة لحقوق طبع ونشر المواد الرقمية.
- لا تستطيع شركة Microchip ولا أي شركة أخرى مصنعة لأشباه الموصلات ضمان أمان التعليمات البرمجية الخاصة بها. حماية الكود لا تعني أننا نضمن أن المنتج "غير قابل للكسر".
- ورمز الحماية في تطور مستمر. تلتزم شركة Microchip بالتحسين المستمر لميزات حماية التعليمات البرمجية لمنتجاتنا.
إشعار قانوني
- لا يجوز استخدام هذا المنشور والمعلومات الواردة هنا إلا مع منتجات Microchip ، بما في ذلك تصميم واختبار ودمج منتجات Microchip مع تطبيقك. استخدام هذه المعلومات بأي طريقة أخرى ينتهك هذه الشروط. يتم توفير المعلومات المتعلقة بتطبيقات الجهاز فقط لراحتك ويمكن أن تحل محلها التحديثات. تقع على عاتقك مسؤولية التأكد من أن التطبيق الخاص بك يلبي المواصفات الخاصة بك. اتصل بمكتب مبيعات Microchip المحلي للحصول على دعم إضافي أو احصل على دعم إضافي على www.microchip.com/en-us/support/design-help/client-support-services.
- يتم توفير هذه المعلومات من قبل شركة MICROCHIP "كما هي". لا تقدم شركة MICROCHIP أي تعهدات أو ضمانات من أي نوع سواء كانت صريحة أو ضمنية، مكتوبة أو شفوية، قانونية أو غير ذلك، فيما يتعلق بالمعلومات بما في ذلك على سبيل المثال لا الحصر أي ضمانات ضمنية بعدم الانتهاك وقابلية التسويق والملاءمة لغرض معين، أو الضمانات المتعلقة بحالتها أو جودتها أو أدائها.
- لن تتحمل MICROCHIP بأي حال من الأحوال المسؤولية عن أي خسارة أو ضرر أو تكلفة أو نفقات غير مباشرة أو خاصة أو عقابية أو عرضية أو لاحقة من أي نوع كانت فيما يتعلق بالمعلومات أو استخدامها، أيًا كان سببها، حتى لو تم إخطار MICROCHIP بالمعلومات احتمال أو الأضرار متوقعة. إلى أقصى حد يسمح به القانون، لن تتجاوز مسؤولية MICROCHIP الإجمالية عن جميع المطالبات بأي شكل من الأشكال المتعلقة بالمعلومات أو استخدامها عدد الرسوم، إن وجدت، التي دفعتها مباشرة إلى MICROCHIP مقابل المعلومات.
- إن استخدام أجهزة Microchip في دعم الحياة و/أو تطبيقات السلامة يقع على عاتق المشتري بالكامل، ويوافق المشتري على الدفاع عن Microchip وتعويضه وحمايته من أي أضرار أو مطالبات أو دعاوى أو نفقات ناتجة عن هذا الاستخدام. لا يتم نقل أي تراخيص، ضمنيًا أو غير ذلك، بموجب أي حقوق ملكية فكرية لـ Microchip ما لم ينص على خلاف ذلك.
العلامات التجارية
- اسم وشعار Microchip وشعار Microchip و Adaptec و AVR وشعار AVR و AVR Freaks و BesTime و BitCloud و CryptoMemory و CryptoRF و dsPIC و flexPWR و HELDO و IGLOO و JukeBlox و KeeLoq و Kleer و LANCheck و LinkMD و maXTouchty MediaLB، megaAVR، Microsemi، Microsemi logo، MOST، MOST logo، MPLAB، OptoLyzer، PIC، picoPower، PICSTART، PIC32 logo، PolarFire، Prochip Designer، QTouch، SAM-BA، SenGenuity، SpyNIC، SST، SST Logo، SuperFomric و SyncServer و Tachyon و TimeSource و tinyAVR و UNI / O و Vectron و XMEGA هي علامات تجارية مسجلة لشركة Microchip Technology Incorporated في الولايات المتحدة الأمريكية وبلدان أخرى.
- AgileSwitch، ClockWorks، شركة حلول التحكم المدمجة، EtherSynch، Flashtec، Hyper Speed Control، HyperLight Load، Libero، مقعد المحرك، mTouch، Powermite 3، Precision Edge، ProASIC، ProASIC Plus، شعار ProASIC Plus، Quiet-Wire، SmartFusion، SyncWorld وTimeCesium وTimeHub وTimePictra وTimeProvider وZL هي علامات تجارية مسجلة لشركة Microchip Technology Incorporated في الولايات المتحدة الأمريكية
- قمع المفاتيح المجاورة، AKS، العمر التناظري الرقمي، أي مكثف، AnyIn، AnyOut، التبديل المعزز، BlueSky، BodyCom، Clockstudio، CodeGuard، CryptoAuthentication، CryptoAutomotive، CryptoCompanion، CryptoController، dsPICDEM، dsPICDEM.net، مطابقة المتوسط الديناميكي ، DAM، ECAN، Espresso T1S، EtherGREEN، EyeOpen، GridTime، IdealBridge، IGaT، البرمجة التسلسلية داخل الدائرة، ICSP، INICnet، التوازي الذكي، IntelliMOS، الاتصال بين الرقائق، JitterBlocker، Knob-on-Display، MarginLink، maxCrypto، الأعلىViewغشاء، Mindi، MiWi، MPASM، MPF، شعار MPLAB المعتمد، MPLIB، MPLINK، mSiC، MultiTRAK، NetDetach، توليد الكود العليم، PICDEM، PICDEM.net، PICkit، PICtail، Power MOS IV، Power MOS 7، PowerSmart، PureSilicon، QMatrix، REAL ICE، Ripple Blocker، RTAX، RTG4، SAM-ICE، Serial Quad I/O،
- خريطة بسيطة، SimpliPHY، SmartBuffer، SmartHLS، SMART-IS، storClad، SQI، SuperSwitcher، SuperSwitcher II، Switchtec، SynchroPHY، التحمل الكامل، الوقت الموثوق، TSHARC، Turing، USBCheck، VariSense، VectorBlox، VeriPHY، Viewسبان، وايبرلوك،
- XpressConnect وZENA علامتان تجاريتان لشركة Microchip Technology Incorporated في الولايات المتحدة ودول أخرى.
- SQTP هي علامة خدمة لشركة Microchip Technology Incorporated في الولايات المتحدة الأمريكية
- يعد شعار Adaptec و Frequency on Demand و Silicon Storage Technology و Symmcom علامات تجارية مسجلة لشركة Microchip Technology Inc. في بلدان أخرى.
- GestIC هي علامة تجارية مسجلة لشركة Microchip Technology Germany II GmbH & Co. KG، وهي شركة تابعة لشركة Microchip Technology Inc.، في بلدان أخرى.
- جميع العلامات التجارية الأخرى المذكورة هنا هي ملك للشركات التابعة لها.
- © 2024 شركة Microchip Technology Incorporated والشركات التابعة لها. كل الحقوق محفوظة.
- رقم الكتاب الدولي: 9781668339879
نظام إدارة الجودة
- للحصول على معلومات حول أنظمة إدارة الجودة الخاصة بشركة Microchip، يرجى زيارة www.microchip.com/quality.
المبيعات والخدمات في جميع أنحاء العالم
| الأمريكتين | آسيا/المحيط الهادئ | آسيا/المحيط الهادئ | أوروبا |
| شركة كبرى مكتب
2355 West Chandler Blvd. تشاندلر ، AZ 85224-6199 هاتف: 480-792-7200 الفاكس: 480-792-7277 الدعم الفني: www.microchip.com/support Web عنوان: www.microchip.com أتلانتا دولوث، جورجيا هاتف: 678-957-9614 الفاكس: 678-957-1455 أوستن، تكساس هاتف: 512-257-3370 بوسطن ويستبورو، MA الهاتف: 774-760-0087 الفاكس: 774-760-0088 شيكاغو إيتاسكا، إلينوي هاتف: 630-285-0071 الفاكس: 630-285-0075 دالاس أديسون، تكس هاتف: 972-818-7423 الفاكس: 972-818-2924 ديترويت نوفي، ميشيغان هاتف: 248-848-4000 هيوستن، TX هاتف: 281-894-5983 انديانابوليس نوبلسفيل، إن الهاتف: 317-773-8323 الفاكس: 317-773-5453 هاتف: 317-536-2380 لوس أنجلوس ميشن فيجو، كاليفورنيا، الهاتف: 949-462-9523 الفاكس: 949-462-9608 هاتف: 951-273-7800 رالي، NC هاتف: 919-844-7510 جديد يورك, NY هاتف: 631-435-6000 سان خوسيه CA هاتف: 408-735-9110 هاتف: 408-436-4270 كندا - تورنتو هاتف: 905-695-1980 الفاكس: 905-695-2078 |
أستراليا - سيدني
هاتف: 61-2-9868-6733 الصين – بكين هاتف: 86-10-8569-7000 الصين - تشنغدو هاتف: 86-28-8665-5511 الصين – تشونغتشينغ هاتف: 86-23-8980-9588 الصين - دونغقوان هاتف: 86-769-8702-9880 الصين – قوانغتشو هاتف: 86-20-8755-8029 الصين - هانغتشو هاتف: 86-571-8792-8115 الصين - هونغ كونغ سار هاتف: 852-2943-5100 الصين - نانجينغ هاتف: 86-25-8473-2460 الصين - تشينغداو هاتف: 86-532-8502-7355 الصين – شنغهاي هاتف: 86-21-3326-8000 الصين - شنيانغ هاتف: 86-24-2334-2829 الصين - شنتشن هاتف: 86-755-8864-2200 الصين - سوتشو هاتف: 86-186-6233-1526 الصين - ووهان هاتف: 86-27-5980-5300 الصين - زيان هاتف: 86-29-8833-7252 الصين - شيامن هاتف: 86-592-2388138 الصين - تشوهاى هاتف: 86-756-3210040 |
الهند - بنغالور
هاتف: 91-80-3090-4444 الهند - نيودلهي هاتف: 91-11-4160-8631 الهند - بوني هاتف: 91-20-4121-0141 اليابان - أوساكا هاتف: 81-6-6152-7160 اليابان - طوكيو هاتف: 81-3-6880- 3770 كوريا - دايجو هاتف: 82-53-744-4301 كوريا - سيول هاتف: 82-2-554-7200 ماليزيا – كوالا لامبور هاتف: 60-3-7651-7906 ماليزيا - بينانج هاتف: 60-4-227-8870 فيلبيني - مانيلا هاتف: 63-2-634-9065 سنغافورة هاتف: 65-6334-8870 تايوان - هسين تشو هاتف: 886-3-577-8366 تايوان - كاوشيونغ هاتف: 886-7-213-7830 تايوان - تايبيه هاتف: 886-2-2508-8600 تايلاند – بانكوك هاتف: 66-2-694-1351 فيتنام - هوشي منه هاتف: 84-28-5448-2100 |
النمسا - ويلز
هاتف: 43-7242-2244-39 الفاكس: 43-7242-2244-393 الدنمارك - كوبنهاجن هاتف: 45-4485-5910 الفاكس: 45-4485-2829 فنلندا - إسبو هاتف: 358-9-4520-820 فرنسا- باريس Tel: 33-1-69-53-63-20 Fax: 33-1-69-30-90-79 ألمانيا - جارشنج هاتف: 49-8931-9700 ألمانيا - هان هاتف: 49-2129-3766400 ألمانيا - هايلبرون هاتف: 49-7131-72400 ألمانيا - كارلسروه هاتف: 49-721-625370 ألمانيا - ميونخ Tel: 49-89-627-144-0 Fax: 49-89-627-144-44 ألمانيا - روزنهايم هاتف: 49-8031-354-560 إسرائيل - رعنانا هاتف: 972-9-744-7705 ايطاليا - ميلان هاتف: 39-0331-742611 الفاكس: 39-0331-466781 إيطاليا - بادوفا هاتف: 39-049-7625286 هولندا - Drunen هاتف: 31-416-690399 الفاكس: 31-416-690340 النرويج - تروندهايم هاتف: 47-72884388 بولندا – وارسو هاتف: 48-22-3325737 رومانيا - بوخارست Tel: 40-21-407-87-50 اسبانيا - مدريد Tel: 34-91-708-08-90 Fax: 34-91-708-08-91 السويد – جوتنبرج Tel: 46-31-704-60-40 السويد – ستوكهولم هاتف: 46-8-5090-4654 المملكة المتحدة - ووكينغهام هاتف: 44-118-921-5800 الفاكس: 44-118-921-5820 |
المستندات / الموارد
![]() |
وحدة تحكم الأجهزة MICROCHIP v2.3 Gen 2 [بي دي اف] دليل المستخدم v2.3، v2.2، v2.3 وحدة تحكم الجهاز من الجيل الثاني، v2، وحدة تحكم الجهاز من الجيل الثاني، وحدة تحكم الجهاز، وحدة تحكم |





